ADC12J4000 整合 TI 现有十亿级采样 ADC 知识产权 (IP) 与低功耗数字处理块,可提供数字滤波与下变频功能。这可帮助系统设计人员采样 RF 下的大型频谱块并在数字域中将其下变频为正交,减少信号失真。由于 ADC12J4000 采用 JESD204B 串行接口标准,因此它不仅可通过 1 至 8 个通道输出数据(具体取决于抽取及链路速率设置),而且还可简化布局。
主要优势:
• 宽带采样:提供支持超过 3GHz 输入带宽的 RF 采样功能;
• 最低功耗:功耗仅为 1.9 W,比同类竞争器件低 50%;
• 独特的多频带求和:可在 4/8/10/16/20/32 总体抽取倍数下执行一些通常由 FPGA 处理的外部信号调节,这可实现 80% 带宽下大约 80dB 的衰减、85% 带宽下 44dB 的衰减,以及 90% 带宽下 24dB 的衰减,能够帮助系统设计人员通过过滤较高频率的信号为其应用降低数据速率;
• 高度灵活的信号带宽:提供 48.5dB 的低噪声功率比与 -149 dBFS/Hz 的噪声底限以及达到或超过 3 GHz 的高线性度。这些特性有助于系统设计方案在更高的频率下采样;
• RF 采样模拟前端:引脚兼容型 4GSPS 超宽带 RF 采样 LM15851 模拟前端 (AFE) 无需导出许可证。
工具与支持加速设计
TI 提供评估板 (EVM) 加速评估最新 ADC 的性能,有ADC12J4000EVM和LM15851EVM。
系统设计人员可将 ADC12J4000EVM(包含 LMK04828 JESD204B 时钟抖动消除器和 LMX2581 超低噪声宽带频率合成器等)与 TSW14J56EVM JESD204B 解决方案平台进行配对,全面评估 ADC12J4000 性能。ADC12J4000EVM 与 TSW14J56EVM 配合使用时,可分析复杂的调制信号,其随后可使用 TI 简单易用的高速数据转换器专业软件进行分析。
此外,TI 还提供多种免费工具与支持加速采用 ADC12J4000 的开发,包括用来验证电路板信号完整性需求的 IBIS 模型以及运算放大器至 ADC 电路的拓扑计算器(支持抗混叠滤波器设计与电路拓扑)。
德州仪器在线技术支持社区www.deyisupport.com可为工程师提供更多的技术支持,在这里他们能够与同行工程师及 TI 专家互动交流,搜索解决方案、获得帮助、共享知识并帮助解决技术难题。
封装
采用 68 引脚、10 mm × 10 mm QFN 封装的 ADC12J4000 现已开始供货,其支持 -40C 至 +85C 的宽泛工业环境温度。
引脚兼容型 2,700MSPS ADC12J2700 与 1,600MSPS ADC12J1600 将于 2014 第 1 季度提供样片,并将于 2014 第 3 季度投入量产。
通过以下链接了解有关 TI 数据转换器产品系列的更多详情:
• 下载 ADC12J4000、LM15851、ADC12J2700 以及 ADC12J1600 产品说明书;
• 通过 TI eStore 购买 ADC12J4000EVM 或 LM15851EVM;
• 申请 ADC12J4000 或 LM15851 的样片;
• 阅读简短的博客文章,了解 JESD204B 针对 LVDS 提供的各种重要优势;
• 观看视频演示,了解如何采样和抽取 ADC12J4000 的 RF 频率;